Intel har introducerat de nya Agilex FPGA:erna utformade för att lägga till smidighet, flexibilitet och enorma bandbreddsmöjligheter. Med sin högpresterande beräkningskonstruktion säger Intel att dessa nya FPGA:er kan utmärka sig i nätverk (5G, NFV terabyte OTN), edge och inbyggd (visionsanalys, industri 4.0, smarta städer/övervakning, radar och försvar), moln (applikationer och nätverkslagringsacceleration), och Enterprise (ekonomisk analys, databasacceleration, genomik) användningsfall.
Intel har introducerat de nya Agilex FPGA:erna utformade för att lägga till smidighet, flexibilitet och enorma bandbreddsmöjligheter. Med sin högpresterande beräkningskonstruktion säger Intel att dessa nya FPGA:er kan utmärka sig i nätverk (5G, NFV terabyte OTN), edge och inbyggd (visionsanalys, industri 4.0, smarta städer/övervakning, radar och försvar), moln (applikationer och nätverkslagringsacceleration), och Enterprise (ekonomisk analys, databasacceleration, genomik) användningsfall.
Det är helt klart att Intel har designat sina nya FPGA:er för vår "datacentrerade värld" med fokus på att bearbeta, lagra och flytta data via funktioner som:
- 2:a generationens Intel Hyperflex Architecture
- Upp till 40 % högre prestanda
- Upp till 40 % lägre effekt
- Upp till 40 TFLOPS DSP-prestanda
- DDR5 och HBM med stöd för Intel Optane DC Persistent Memory
- Intel Xeon Processor koherent anslutning och PCIeGen5
- 112G Transceiver-datahastigheter (som möjliggör hög bandbredd i applikationer inklusive 400G-nätverk, kantanalys, datacenterarbetsbelastningar)
Detta är också företagets första cache-koherenta (det vill säga regelbundenhet/konsistensen hos data lagrad i cacheminnet) för Intel Xeon Scalable Processors, som främjar låg latens, ökat minnesutrymme och anpassade accelerationsmöjligheter. Den här funktionen förväntas påskynda olika arbetsbelastningar som dataanalys, databas och funktion-som-en-tjänst.
Dessutom indikerar Intel att det hjälper till att skapa smidig och flexibel AI genom följande:
- Flexibilitet för att utveckla AI-arbetsbelastningar och integrera AI med andra funktioner
- Stöder lågprecisions INT7 till INT2-konfigurationer för hög prestanda
- Endast FPGA-stöd för härdat
- BFLOAT16 & FP16
Intel Agilex FPGA-familjen innehåller tre olika linjer: F-serien, som är designad för ett brett spektrum av applikationer; I-Series, som utmärker sig i högpresterande processorgränssnitt och bandbreddskrävande applikationer; och M-serien; som främst är för datorintensiva applikationer. Här är en snabb sammanfattning av vad varje serie erbjuder:
- F-serien
- Upp till 58G-sändtagare
- PCIe Gen4
- DDR4
- Quad-Core ARM Cortex-A53 SoC-alternativ
- I-serien
- Upp till 112G-sändtagare
- PCIe Gen5
- DDR4
- Quad-Core ARM Cortex-A53
- Koherent koppla till Intel Xeon Scalable Processor-alternativ
- M-serien
- Upp till 112G-sändtagare
- PCIe Gen5
- Stöd för DDR4, DDR5 och Intel Optane DC Persistent Memory
- Quad-Core ARM Cortex-A53
- Koherent koppla till Intel Xeon Scalable Processor-alternativ
- HBM-tillval
Intel Agilex FPGA har också utvecklarverktyg för att främja högre produktivitet, och hävdar 30 % ökning av kompileringstider, nya produktivitetsflöden för snabbare designkonvergens och nya användbarhetsfunktioner. De är också byggda för att öka effektiviteten med 15 % förbättring av minnesutnyttjandet samtidigt som de använder en enda källa för en mjukvaruvänlig heterogen programmeringsmiljö, säger Intel. Den stöder vanliga API:er för prestandabibliotek och Intels mjukvaruutvecklingsverktyg som Intel VTune Amplifier och Intel Advisor.
Även den nya Intel Ethernet 800-serien tillkännages. Denna nya linje framhävs av kö- och styrhårdvara för att assistera applikationsköer (ADQ), teknologi som förbättrar applikationsprestanda. De har också en helt programmerbar pipeline via dynamisk enhetsanpassning, vilket förbättrar paketbearbetningseffektiviteten.
Med denna nya NIC-utgåva lägger Intel stor vikt vid att förbättra förutsägbarheten för applikationssvar. De hävdar att detta nya fokus kommer att minska variationen i applikationens svarstid (aka. "jitter"). Att arbeta för att eliminera jitter innebär att fler servrar kan läggas till minskar latensen (Intel hävdar mer än 45 % minskning), applikationsgenomströmning (Intel angav mer än 30 % ökning), mer stöd för slutanvändare med befintlig hårdvara. Den nya Intel 800-serien gör detta genom sin användning av ADQ, som saknades i deras tidigare 500- och 700-serier. Som nämnts ovan är ADQ en applikationsspecifik kö- och styrteknik. Den gör detta genom att filtrera applikationstrafik till en dedikerad uppsättning köer, medan applikationstrådar av körningar är anslutna till särskilda köer inom ADQ-uppsättningen.
Den nya Intel Ethernet 800-serien framhävs också av Dynamic Device Personalization, som hjälper till att förbättra programmerbarheten vid körning och optimera prestanda. Den har anpassning av paketpipeline för att tillgodose en rad olika kunders implementeringsbehov samtidigt som den sänker latens, högre genomströmning och förbättrad CPU-användning. Dessutom möjliggör den 100 Gb/s porthastigheter vilket gör det till ett bra val för dem som behöver flytta enorma mängder data i molnet.
Tillgänglighet
Intel Ethernet 800 Series-adaptern provtas idag, med produktion planerad till tredje kvartalet 2019. Den nya Intel Agilex FPGA-familjen med 10nm FPGA kommer att börja sampling under andra halvan av 2019.
Anmäl dig till StorageReviews nyhetsbrev